作者:Paul;Schumacher;Wilson;Chung
您是否曾想在您的FPGA設計中使用先進的視頻壓縮技術,卻發現實現起來太過復雜?現在您無需成為一名視頻專家就能在您的系統中使用視頻壓縮。賽靈思新推出的MPEG-4“target=”_blank“》MPEG-4編碼器/解碼器核可以幫助您滿足視頻壓縮需求。
視頻和多媒體系統正變得日益復雜,因此能否獲得適用于您的系統的低成本的可靠IP核對您的產品上市極為關鍵。特別是,視頻壓縮算法與標準已變成極為復雜的電路,需要花費很長時間來設計,并且常常成為系統測試和發貨的瓶頸。這些MPEG-4簡易(simpleprofile)編碼器/解碼器核也許正好能滿足您下一個多媒體系統設計的需要。
應用
MPEG-4第2部分是下列國際視頻編碼標準系列中最新的標準:H.261、MPEG-1、MPEG-2和H.263。該標準于1999年被ISO/IEC批準作為《國際標準14496-2》(MPEG-4第2部分)。MPEG-4第2部分視頻編解碼器為大量多媒體應用提供了一個卓越的基礎。該標準提供了一組特征和等級,可滿足大量不同應用要求,如幀尺寸和使用差錯恢復工具。這些應用的例子包括廣播、視頻編輯、電話會議、安全/監視、以及消費電子應用。
MPEG-4第2部分使用的視頻編碼算法是從之前的編碼標準發展而來。幀數據分成16×16個宏塊,每個宏塊包含6個8×8塊,用于YCbCr4:2:0格式化數據。采用半像素分辨率對運動進行估計可被用來對來自前一幀的預測塊進行高效編碼,而離散余弦變換(DCT)則提供了殘余處理功能,以創建當前幀的更詳細的視圖。簡易壓縮標準提供12位分辨率的DCT系數,和每個采樣8位的采樣和重建幀數據。MPEG-4簡易編碼的效率在一系列編碼位速率下均優于在MPEG-2中使用的上一代的編碼效率。
典型的多媒體系統可以使用MPEG-4在一個更大的系統中作為視頻壓縮組件。這種系統的一個例子就是端到端視頻會議系統,它可以在兩個或多個與會者之間傳送壓縮的位流。這些源的名稱可以改變系統要求,因為會議的主要演講者或出席者可能需要較高分辨率的視頻和音頻。這種類型的系統可以擴展至視頻監視和安全應用,顯示臺用戶可以決定對所有視頻相機使用鑲嵌幕顯示,還是聚集于某個相機視圖,以進行詳細的實時分析。這些應用要求流的選擇在接收器處進行,且能夠處理實時查看規范。
FPGA提供了卓越的可編程并發處理平臺,可支持各種系統要求,同時又能滿足系統吞吐率需求。賽靈思?MPEG-4解碼器核可以使用專門針對您的應用和系統要求而定制的可伸縮的多流接口來構建,同時MPEG-4編碼器和解碼器還可支持用戶規定的最大幀尺寸。

體系結構
圖1和2分別顯示了MPEG-4簡易編碼器和解碼器核的框圖。這些設計采用了基于硬件的流水線架構,編碼器上提供了一個主機接口,用于實現軟件控制的速率控制。使用內含的存儲器控制器,編碼器的原始捕捉序列和解碼器的重建幀被存儲在片外存儲器中,以便快速、低延遲地存取像素數據。它還提供了一個簡單的FIFO接口,用于傳輸壓縮位流,解碼器可根據用戶指定數量的位流定制構建。它還包含一個系統接口,以實現最大的可控制性和可觀測性。
要創建可滿足不同應用需求的可伸縮多流設計,隨核附帶的產品包中包含了大量用戶指定編譯時參數,從而使您可定制編碼器和解碼器。要創建資源高效的設計,您還可以設定最大支持幀的寬度和高度。那么編譯后的設計將包含足夠的存儲器和寄存器,以支持低于或等于這兩個參數的任意幀尺寸。其它參數可以讓您對最終設計的伸縮性進行完全控制,精心構建一個專用于您的應用的系統。

表1和表2根據對最大支持幀尺寸和解碼器輸入位流數量的不同參數設置列出了編碼器和解碼器核的FPGA資源。表1中的所有編碼器設計都使用了16個嵌入式XtremeDSP?切片,而表2中的解碼器則使用了32個嵌入式XtremeDSP切片。這些設計針對Virtex?-4元件,這些元件包含大量18Kb塊SelectRAM?存儲器和嵌入式XtremeDSP切片。其它兼容FPGA系列包括Virtex-II、Virtex-IIPro和Spartan?-3器件。
請注意,解碼器設計可以自動根據要支持的位流數實例化輸入FIFO數和支持多路復用/分用電路。MPEG-4編碼器可實現每秒約48,000個宏塊的吞吐率,提供了超過簡易等級5吞吐率規范的足夠動力。同時,MPEG-4解碼器設計可以保持每秒約168,000個宏塊的吞吐率,提供了對兩個逐行SDTV”target=“_blank”》SDTV(720×480,60fps)視頻流或14個CIF分辨率視頻流進行解碼的足夠吞吐率。該解碼器吞吐率是等級5簡易編碼器和解碼器核所需吞吐率的四倍以上。
結論
MPEG-4簡易編碼器與解碼器核采用獨有的、可伸縮的、多流功能設計,以滿足您的特定系統需求。大量的不同應用可以在多媒體系統中利用這些核,包括視頻會議、安全與監視、以及您要向世界展示的任何令人激動的新消費應用。
這些視頻設計采用了高吞吐率、流水線架構以及足夠的可定制參數,以創建專用于您的應用的資源高效的設計。
責任編輯:gt
相關推薦
理解Verilog編碼技巧掌握FPGA中狀態機的寫法掌握非重疊序列檢測代器Verilog代碼編寫
發燒友學院發表于 2020-04-21 00:00
?
25705次閱讀

在FPGA中,我們怎么實現除法操作?最簡單的方法當然是調IP Core。
在Divider Generator的IP Core中,我...
發表于 2020-12-24 16:06?
0次閱讀

采用EPON組網,圍墻槍機和紅外對射接入EC編碼器,多個編碼器通過一根EPON光纖接入到中心交換機上....
發表于 2020-12-24 11:17?
67次閱讀

基于 FPGA 的數據采集系統的總體功能模塊如下圖1 所示。系統有由FPGA、串行被動 配置模塊、U....
發表于 2020-12-24 10:24?
70次閱讀

編碼器由數據采集裝置和數據處理裝置兩部分組成。結構原理框圖如1所示。單片機是編碼器電路系統的核心部分....
發表于 2020-12-24 09:55?
95次閱讀

選擇DSP處理器時主要考慮其運算速度、總線寬度和性價比。本系統采樣結構24位,最好選用32位DSP;....
發表于 2020-12-24 09:53?
49次閱讀

對英特爾來說,“CPU巨頭”的標簽已經深入人心。不過,在最近兩個月,CPU在英特爾的關注度被軟件和獨....
發表于 2020-12-24 09:12?
98次閱讀

FPGA 作為一種高新技術,由于其結構的特殊性,可以重復編程,開發周期較短,越來越受到電子愛好者的青睞,其應...
發表于 2020-12-23 17:49?
101次閱讀

國內的大學有FPGA開發條件的實驗室并不太多,當年大學的那幫同學有的做ARM,有的做linux,很少有人做FPG...
發表于 2020-12-23 17:44?
101次閱讀

FPGA畢竟不是ASIC,對時序收斂的要求更加嚴格,本文主要介紹本人在工程中學習到的各種時序約束技巧。
...
發表于 2020-12-23 17:42?
101次閱讀

1.工藝節點
首先不管選擇什么廠家的產品,都建議在其主流產品中選擇合適的芯片。
以上是目前 Xi...
發表于 2020-12-23 17:21?
0次閱讀

無論是7系列FPGA、UltraScale還是UltraScale Plus系列FPGA,都包含Block RAM(BRAM),但只...
發表于 2020-12-23 16:57?
0次閱讀

隨著設備制造商希望通過實時監控設備來提高資產利用率、延長設備的使用壽命,以及通過采用預測性維護技術來....
發表于 2020-12-23 11:11?
112次閱讀

通過以上分析,首先在硬件設計方面對LVDS接口電路進行優化。在數據發送端,使用SN65LV1023A....
發表于 2020-12-22 16:49?
107次閱讀

編碼器的結構特性及應用有哪一些? 編碼器是將信號或數據進行編制、轉換為可用以通訊、傳輸和存儲的信號形....
發表于 2020-12-22 14:30?
35次閱讀

這樣就可以把FIR濾波器設計成具有線性相位。利用這一情況,可以得到的乘法結構,需要(N+1)/2次乘....
發表于 2020-12-22 12:22?
175次閱讀

本文檔的主要內容詳細介紹的是FPGA的入門基礎知識詳細說明。
發表于 2020-12-20 10:13?
417次閱讀

看到的一個牛人對FPGA的理解,看來FPGA太厲害了!
FPGA多數情況下相比ASIC而言,芯片成本大概是100倍...
發表于 2020-12-19 09:43?
505次閱讀

1.verilog如圖
2.引腳分配
我是把 p接到了數碼管的7位
clk,reset接到了兩個撥動開關上。
3.出現問題。
并不會...
發表于 2020-12-18 16:33?
348次閱讀

學習電子工程的過程中離不開大量的實驗和動手練習,就如同開車一樣,學習理論數載,如果從來沒有打幾把方向....
發表于 2020-12-18 11:46?
215次閱讀

隨著聲表面波(Surface Acoustic Wave,SAW)技術的發展,SAW傳感器已經成為重....
發表于 2020-12-18 10:39?
942次閱讀

由空氣動力學原理,當超音速運動的物體,由于運動速度大于局部聲速時會產生激波,彈道聲波是超聲速彈丸飛行....
發表于 2020-12-18 10:03?
198次閱讀

發表于 2020-12-18 08:04?
909次閱讀

FPGA在數據處理中正發揮越來越重要的作用,但是傳統上FPGA開發門檻較高,開發工具復雜,因此如何讓....
發表于 2020-12-17 17:11?
679次閱讀

該小組指出,以數字方式為無聲語音發聲具有廣泛的應用。例如,它可以生成類似于藍牙耳機的工具,該工具可以....
發表于 2020-12-17 10:09?
177次閱讀

問題1:對于DFX(Dynamic FunctioneXchange)設計,如果出現如下Error信....
發表于 2020-12-17 09:24?
170次閱讀

這是一個高速硬件除法器,要求畫出此硬件的除法器的工作流程圖。說明其工作原理特別是高速原理。要求有仿真時序波形圖...
發表于 2020-12-17 09:10?
295次閱讀

流加密的密鑰是利用兩個不同的一維逐段性混沌映射x1(i+1)=F1(x1(i),p1),x2(i+1....
發表于 2020-12-17 07:33?
119次閱讀

5G的興起和數據中心的重構將更好和更多地集成和應用加速技術,這給通信和網絡設計人員帶來了巨大的壓力,....
發表于 2020-12-16 12:05?
577次閱讀

Perf-V是RVBoards開源硬件系列面向FPGA用戶提供的開發板平臺,使用的是 Xilinx ....
發表于 2020-12-15 17:32?
311次閱讀

目前的電子產品市場競爭非常激烈,廠商都希望能在最短時間內將新產品推出市場,以致子系統的設計周期越縮越....
發表于 2020-12-15 15:32?
171次閱讀

隨著電力電子市場需求與日俱增, 為了縮短電力電子硬件設計的開發時間,本文設計開發了DSP56F803....
發表于 2020-12-15 07:26?
518次閱讀

隨著近期美國持續打壓我國通信企業中興與華為,對其禁運芯片、罰款、禁止代工。國人的注意力開始轉向芯片行....
發表于 2020-12-14 10:02?
584次閱讀

憑著“可編程性”和“靈活性”等特性,FPGA近幾年在5G通信、人工智能等具有較頻繁的迭代升級周期、較....
發表于 2020-12-14 09:54?
412次閱讀

評論